Concetpion d'un SoC à base d'IP Opencores (OpenRISC 1200 processeur)
search
  • Concetpion d'un SoC à base d'IP Opencores (OpenRISC 1200 processeur)
  • Concetpion d'un SoC à base d'IP Opencores (OpenRISC 1200 processeur)

Concetpion d'un SoC à base d'IP Opencores (OpenRISC 1200 processeur)


49,90 €
47,40 € Économisez 5%

Cette plateforme intègre un ensemble d’IP cores de la communauté Opencores.

Le fameux processeur OpenRISC 1200, le bus d’interconnexion WISHBONE, UART16550, ETHERNET, une mémoire on-chip et le module GPIO sont les modules de base qui constituent cette plateforme.

La partie logicielle de cette dernière est constituée d’un système d’exploitation Linux embarqué qui a ´et´e port´e pour supporter l’architecture du processeur afin de faciliter le développement des applications.

La chaine d’outils OpenRISC pour le développement logiciel a ´et´e utilisée dans ce projet pour cross-compiler et déboguer les applications d´eveloppées.

Dans ce projet, la plateforme FPGA utilisée est la Spartan3E Starter Board de la famille Xilinx ´equipée d’une puce XC3S500E, c’est une carte `a faible cout, connue par sa grande flexibilité, dispose de ressources nécessaires pour la conception des applications embarquées.

Format : Papier

Livraison dans le monde entier.
Frais d'envoi limités à 4,90 € pour la France métropolitaine quel que soit le nombre d'articles. Délai de livraison : 2 à 5 jours.

Quantité
Disponible

Abderrazak Snoussi, ingénieur d'état lauréat de l'Ecole Nationale des Sciences Appliquées de Fès en Génie des Systèmes Embarqués et Informatique Industrielle, doctorant à l'Université Moulay Ismail de Meknès en Systèmes Embarqués et Nouvelles Technologies.


Fiche technique

Auteur
Abderrazak Snoussi
Langue
Français
Éditeur
Éditions universitaires européennes

30 autres produits dans la même catégorie :

Voir tout

Voir tout